讨论:触发器

Alexander Misel在话题“JK触发器的时序图画错了”中的最新留言:9年前
基础条目 触发器属于维基百科技术主题的基础条目扩展。请勇于更新页面以及改进条目。
          本条目页依照页面评级标准评为初级
本条目页属于下列维基专题范畴:
电脑和信息技术专题 (获评初级高重要度
本条目页属于电脑和信息技术专题范畴,该专题旨在改善中文维基百科信息技术相关条目类内容。如果您有意参与,请浏览专题主页、参与讨论,并完成相应的开放性任务。
 初级  根据专题质量评级标准,本条目页已评为初级
   根据专题重要度评级标准,本条目已评为高重要度
电子学专题 (获评初级高重要度
本条目页属于电子学专题范畴,该专题旨在改善中文维基百科电子学相关条目类内容。如果您有意参与,请浏览专题主页、参与讨论,并完成相应的开放性任务。
 初级  根据专题质量评级标准,本条目页已评为初级
   根据专题重要度评级标准,本条目已评为高重要度

JK触发器的时序图画错了

在第一个时钟信号CP=1时,由J、K的输入条件可知在该时钟周期J=0,K=1时,Q将被清0. 即在该周期内会发生一次空翻现象。 时序图没有体现出这一点。—以上未签名的留言由219.142.121.231对话贡献)于2015年3月18日加入。

(:)回应:抱歉这么久才发现阁下的问题。该问题在英文版已经提到。中文维基更新速度较慢,对话页也不受关注,请体谅。回到正题。如果是单纯的JK触发器的话确实会出现空翻的现象。给出的时序图其实是上升沿触发的JK触发器的时序图。--DYK新规辟谣进行时 2015年6月8日 (一) 14:51 (UTC)回复
@Alexander_Misel JK触发器不是下降沿触发的吗?为什么图示是上升沿触发?元件示意图cp端尖三角外侧也应该有个半圆啊。见[1]--Antigng留言2015年6月9日 (二) 11:33 (UTC)回复
@Antigng确实我在数字电子线路中学到的JK触发器都是下降沿的。但英文版却给出了上升沿触发的JK示意图(CP输入引脚处没有“圈”),应该也有电路能够实现吧。图也是外国人画的。--DYK新规辟谣进行时 2015年6月9日 (二) 16:47 (UTC)回复
返回到“触发器”页面。